製品

Fintronic USA

Products -Fintronic USA, Inc-
Fintronic USA, Inc
高性能Verilogシミュレータ Super-FinSim.
IEEE標準準拠。PLI、SDF、VCDサポート。
普及版Verilogシミュレータ FinSimDeveloper 特別価格にて提供中!
素子数無制限。 IEEE標準準拠。PLI、SDF、VCDサポート
About
Fintronic USA, Inc
Fintronic USAについて
Fintronic USA Inc. は電子機器業界に高性能なCADツールを提供するベンダーです。 EDA(Electronic Design Automation)ツールはデジタル回路の設計には必要不可欠なものです。 デジタル回路の設計の第1ステップは回路の必要とされる機能を正確に記述することから 始まります。これはハードウエア設計記述言語を使うことで可能となります。ハードウエア記述言語 で現在ポピュラーな言語にはVerilog HDL と VHDLがあります。 この設計記述は次にデジタル回路シミュレータでシミュレーションすることで設計者が意図した 動作を実際実行するかどうか検証します。 動作レベルの検証が満足したら次に、これらの記述をより詳細化し、 レジスター・トランスファー・レベルの記述からゲートレベルの記述へと 具体化します。最近では、論理合成ツールで自動的にゲートレベルの記述を生成 することも可能です。 これらの記述は、配置・配線結果をふまえた遅延情報も加味され、 タイミング的にも問題無く動作するか確認します。 最終的な確認が得られた回路情報は、製造ファシリティへと送られるのですが、 それまで、何度と無くシミュレーションが実行されることになります。 最近はますます複雑化する回路と、それをタイミング良くマーケットに送り出すという 要求から、電子機器業界ではより早いシミュレータを必要としてきました。 はやいシミュレータを用いると、設計サイクルを数ヶ月も短縮することも可能になるから です。Fintronic USAは最新の技術の導入によりCAD業界のなかでも1歩先をいった製品を世に送り出しています。Fintronic USAによって開発された最近の成果のひとつとしてEnhanced Cycle Simulation Technologyがあり、この技術により、同一の設計ファイルに対してシミュレーションのスピードは 数十倍早くすることが可能です。この技術はFintronicの最新のSuper FinSim製品に導入されました。このSuper  FinSimはエベント・シミュレーションとサイクル・シミュレーションの混合シミュレーションを可能とした 最初のシミュレータです。 VerilogシミュレータとともにFintronic USAはEDA toolsを提供しています。 このなかには最近リリースされたFinCovコード カバレッジ解析ツールがあります。これを用いることで、設計者はデジタル回路を評価する 上でのテストベクトルの品質に関するフィードバックを得ることができます。この他に 非常にCAD設計者に役立つツールとしてVerilogの記述をコンパイルして中間コードに 変換するFinVAがあります。この中間コードはFinVFIパッケージと あわせて用いることで、Verilogの解析ツール/合成ツール/検証ツールを開発する ことが容易になります。 FintronicのSuper-FinSimはVerilog完全互換シミュレータのなかでも最高性能をほこるシミュレータ です。Super-FinSimはPLI1.0、SDF、VCDを提供しており、サードパーティのソースレベルデバッガー 、シミュレーション波形表示ツールなどをもっともよく使われているワークステーション上で統合 した環境を作ることが可能です。
Fintronic extends Enhanced Cycle Simulation and introduces novel code coverage tool
Menlo Park, CA (May 21, 1996) Fintronic USA, Inc. which recently introduced the innovative Enhanced Cycle Simulation Technology (ECST) to its line of EDA products, announces today that it has successfully extended this ground-breaking technology to a wider class of Verilog designs for which the cycle simulation paradigm could not be used before. FinSim-ECS which supports the entire Verilog HDL consists of FinSim, a full fledged Verilog simulator and the ECS engine. FinSim-ECS automatically identifies the parts of the circuit that are suitable for simulation on the ECS engine and the rest is simulated by FinSim. Fintronic has improved the ECS engine so that modules with full timing specifications as well as some RTL-level modules can be now simulated by the ECS kernel without any change in the original Verilog code. Fintronic has specifically made a point out of testing its new technology on designs known in the industry for some time, such as the CMU and the DA Solutions benchmarks, in order to prove that this technology does not require a new design methodology.

詳細を表示

02/26/96 1600 Fintronic uses Enhanced Cycle Simulation
Menlo Park, CA (Feb. 26, 1996) Fintronic USA, Inc. the supplier of high performance hardware description language driven simulators announces today that it has introduced enhanced cycle simulation technology (ECST) to its FinSim verilog simulator, in addition to its already existing event-driven, compiled and interpreted technologies.

詳細を表示

Fitronic USA -MENU-

Super-FinSim

Super-FinSim Super-FinSim はVerilog完全互換シミュレータです。 ユーザ定義プリミティブ( user Defined Primitive )、 specify block、 system …

| 詳細を表示

FinSimDeveloper

FinSimDeveloper Verilog-XL完全互換のインタープリティブ・イベント・シミュレータです。 Super-FinSimからコンパイルシミュレーションなどの高速化オプションをはずしたバージョンです。 低価格で高精度のシミュレーションが可能です。